基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对当前现场可编程门阵列(FPGA)嵌入式帧检错与纠错(ECC)电路速度低、可扩展性差的不足,设计了一种新型可扩展的高速流水线型帧ECC电路.它充分利用FPGA回读数据的特征,在FPGA回读数据的同时完成单帧数据的ECC校验,不占用额外的存储资源.每一级流水线的延时相对于整个FPGA配置电路的延时而言是非常小的,不会影响到整个FPGA配置电路的速度.实验结果表明,和Xilinx设计的ECC电路相比,本设计的平均最高工作频率是其1.5倍,平均资源占用率仅为其10%.此外,该帧ECC电路具有良好的扩展性,通过调整流水线的级数就能够很好地适应FPGA配置位流结构的改变.
推荐文章
利用Allegro实现嵌入式系统高速电路设计
嵌入式系统
Allegro
等长
差分对
阻抗控制
一种嵌入式存储器内建自测试电路设计
嵌入式存储器
SRAM
线性反馈移位寄存器(LFSR)
内建自测试
一种可扩展的低成本嵌入式汽车安保系统
嵌入式
监控系统
可扩展
人脸检测
一种灵活的包含嵌入式存储器的FPGA结构
场可编程逻辑阵列(FPGA)
嵌入式存储器
RRG
VPR
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种可扩展高速FPGA嵌入式ECC电路设计
来源期刊 复旦学报(自然科学版) 学科 工学
关键词 现场可编程逻辑门阵列(FPGA) ECC 流水线
年,卷(期) 2014,(4) 所属期刊栏目 微电子学
研究方向 页码范围 441-445
页数 分类号 TN432
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 来金梅 复旦大学专用集成电路与系统国家重点实验室 68 322 9.0 13.0
2 叶海江 复旦大学专用集成电路与系统国家重点实验室 2 10 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (1)
参考文献  (2)
节点文献
引证文献  (4)
同被引文献  (8)
二级引证文献  (1)
1989(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
现场可编程逻辑门阵列(FPGA)
ECC
流水线
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
复旦学报(自然科学版)
双月刊
0427-7104
31-1330/N
16开
上海市邯郸路220号
4-193
1955
chi
出版文献量(篇)
2978
总下载数(次)
5
论文1v1指导