基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着大数据应用的发展,从电路交换域获取数据也是丰富海量数据库的一个重要途径。为了提高电路交换域数据采集的效率,丰富采集手段,结合电路交换域数据通信的特点以及数据组包的要求,提出了一种基于FPGA实现电路交换域数据采集的设计方案,给出了FPGA的数据采集模型,并对该模型的组成模块进行了详细阐述,实现了数据从电路交换域到分组交换域的自动转换。测试结果表明,该数据采集系统丰富了时分复用线路数据采集的效率,实现了预期的功能。
推荐文章
基于FPGA的数据采集系统设计
数据采集
现场可编程逻辑门阵列
通用串行总线
基于FPGA的PXI数据采集系统设计
PXI总线
FPGA
数据采集
基于FPGA的数据采集系统设计
FPGA
数据采集
时钟逻辑运算
VHDL语言
基于FPGA的数据采集系统设计
FPGA
A/D采集
数字量采集
Verilog HDL语言设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 电路交换域数据采集系统的FPGA设计
来源期刊 电讯技术 学科 工学
关键词 电路交换 数据采集 时分复用 FPGA设计 可编程片上系统
年,卷(期) 2014,(11) 所属期刊栏目 信道技术
研究方向 页码范围 1554-1559
页数 6页 分类号 TN919.5
字数 4316字 语种 中文
DOI 10.3969/j.issn.1001-893x.2014.11.018
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吉立新 32 81 5.0 7.0
2 何赞园 10 41 4.0 6.0
3 王凯 15 34 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (14)
共引文献  (20)
参考文献  (5)
节点文献
引证文献  (2)
同被引文献  (8)
二级引证文献  (2)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(3)
  • 参考文献(0)
  • 二级参考文献(3)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(5)
  • 参考文献(3)
  • 二级参考文献(2)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
电路交换
数据采集
时分复用
FPGA设计
可编程片上系统
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电讯技术
月刊
1001-893X
51-1267/TN
大16开
成都市营康西路85号
62-39
1958
chi
出版文献量(篇)
5911
总下载数(次)
21
总被引数(次)
28744
论文1v1指导