基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对CPU卡设计规模小以及设计时间和成本有限等特点,选择合适的片上总线互联结构,设计一套虚拟原型验证平台。介绍虚拟原型验证平台的原理,着重分析采用AHB-lite片上总线结构能够极大地减小CPU卡设计的复杂度。运用搭建的CPU卡虚拟原型验证平台,对CPU卡的架构和自主设计的IP模块进行测试,并在实际的物理原型验证平台上对整个架构进行测试。测试结果表明设计的虚拟原型验证平台可以切实地减少设计的时间和成本。
推荐文章
64位CPU的FPGA原型验证
原型验证
仿效
VirtexTM-4
FPGA验证
基于UVM的CPU卡芯片验证平台
UVM验证方法学
CPU卡芯片
System verilog
功能验证
基于硅虚拟原型的RISC CPU核物理设计
超深亚微米
物理设计
硅虚拟原型
分层设计方法
规划布局
布局布线
嵌入式GPU的FPGA原型验证平台设计及实现
图形处理器
现场可编程门阵列
LVDS引脚复用
原型验证平台
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 CPU卡虚拟原型验证平台设计
来源期刊 计算机应用与软件 学科 工学
关键词 片上总线 CPU卡 虚拟原型平台 系统架构 功能验证
年,卷(期) 2014,(5) 所属期刊栏目 信息技术交流
研究方向 页码范围 319-322,333
页数 5页 分类号 TP303
字数 3536字 语种 中文
DOI 10.3969/j.issn.1000-386x.2014.05.081
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 景为平 南通大学江苏省专用集成电路设计重点实验室 55 267 9.0 13.0
2 鲁华祥 中国科学院半导体研究所 46 358 8.0 17.0
3 葛滨 南通大学江苏省专用集成电路设计重点实验室 1 2 1.0 1.0
4 方睿 中国科学院半导体研究所 2 6 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (1)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
片上总线
CPU卡
虚拟原型平台
系统架构
功能验证
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机应用与软件
月刊
1000-386X
31-1260/TP
大16开
上海市愚园路546号
4-379
1984
chi
出版文献量(篇)
16532
总下载数(次)
47
总被引数(次)
101489
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导