作者:
原文服务方: 计算机测量与控制       
摘要:
通过分析影响时统模块自守时精度的因素,给出传统时统模块自守时精度低的原因,提出了基于CPLD的自适应高精度时统模块的硬件设计和CPLD逻辑设计方法;通过仿真及实际测试结果表明,基于CPLD的自适应高精度时统模块的自守时时钟与参考时钟的误差每小时小于3.6 ms,并且根据自守时精度的数学模型,通过提高晶振的频率可以提高模块的自守时精度.
推荐文章
基于PXI总线的高精度时统终端设计
PXI总线
时统终端
FPGA
基于CPLD的高精度频率测量系统设计
CPLD
等精度
频率测量
数据采集
CTD
基于NiosII的自适应高精度频率计设计
等精度频率计
NiosII
FPGA
自定义用户组件
基于CPLD与DSP的高精度自适应频率测量方法的研究与实现
频率测量
相对误差
自适应分频
CPLD
DSP
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于CPLD的自适应高精度时统模块设计
来源期刊 计算机测量与控制 学科
关键词 时统模块 高精度 自适应 数学模型
年,卷(期) 2014,(9) 所属期刊栏目 算法、设计与应用
研究方向 页码范围 2954-2956
页数 3页 分类号 TP334.2
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王冶 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (14)
共引文献  (13)
参考文献  (6)
节点文献
引证文献  (3)
同被引文献  (7)
二级引证文献  (1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(3)
  • 参考文献(2)
  • 二级参考文献(1)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(3)
  • 参考文献(1)
  • 二级参考文献(2)
2013(2)
  • 参考文献(2)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
时统模块
高精度
自适应
数学模型
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机测量与控制
月刊
1671-4598
11-4762/TP
大16开
北京市海淀区阜成路甲8号
1993-01-01
出版文献量(篇)
0
总下载数(次)
0
总被引数(次)
0
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
江苏省自然科学基金
英文译名:Natural Science Foundation of Jiangsu Province
官方网址:http://www.jsnsf.gov.cn/News.aspx?a=37
项目类型:
学科类型:
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导