基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对星载伪码测距系统中伪码同步的实现问题,给出了一种适宜在FPGA中实现的结构.系统采用归一化超前减滞后功率鉴相器以及二阶环路滤波的架构,对非相干延迟锁定环路进行理论分析和仿真,并给出了FPGA中实现资源统计.仿真结果表明,该方法具有很高的伪码跟踪精度,满足星载伪码测距的要求.
推荐文章
猝发式直扩系统伪码同步技术的FPGA实现
扫频
多普勒效应
数字匹配滤波器
数字延迟锁定环
直扩系统伪码精确同步及FPGA实现
直扩系统
伪码同步
伪码相位估计
最小二乘法
现场可编程逻辑阵列
基于伪码测距高度表实现高精度测量的方法
高度表
测距精度
脉冲
伪随机序列
FPGA
一种基于伪码测距的高度表实现方案
伪码测距
高度表
测距精度
锁相环
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 星载伪码测距系统精确同步及FPGA实现
来源期刊 信息技术 学科 工学
关键词 伪码测距 非相干延迟锁定环 FPGA实现
年,卷(期) 2015,(1) 所属期刊栏目 应用技术
研究方向 页码范围 166-168
页数 3页 分类号 TN911.72
字数 1781字 语种 中文
DOI 10.13274/j.cnki.hdzj.2015.01.042
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 方金辉 中国科学院电子学研究所 6 4 1.0 1.0
2 李双焕 中国科学院电子学研究所 6 5 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
伪码测距
非相干延迟锁定环
FPGA实现
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术
月刊
1009-2552
23-1557/TN
大16开
哈尔滨市南岗区黄河路122号
14-36
1977
chi
出版文献量(篇)
11355
总下载数(次)
31
论文1v1指导