原文服务方: 微电子学与计算机       
摘要:
为了使密码多核处理器支持ECC密码算法,提取ECC运算操作特征,设计了一种面向密码多核处理器的ECC加速阵列结构,可实现640 bit以内任意长度的双域(素域和二元域)ECC密码算法,有效支持高并行度的ECC加速算法和多ECC算法并行计算.在CM OS 0.18μm工艺库下综合并布局布线,电路最大时钟频率238 M Hz ,和其他文献相比,此算法的运算速度有所提高,算法支持范围更广.
推荐文章
一种面向多核DSP并行编译的设计与实现
多核DSP
并行编程
OpenMP
并行编译器
面向IMA应用的多核处理系统研究与实现
综合化航电系统
多核处理器
多核应用模式
体系架构
虚拟机
基于片上多核的版面加速器系统优化研究
版面加速器
软硬件协同设计
异构多核处理器
JPEG协处理器
移动阅读
面向视频处理的可重构计算阵列系统设计
视频处理
可重构系统
整数余弦反变换
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 面向多核的ECC加速阵列研究与设计
来源期刊 微电子学与计算机 学科
关键词 密码多核处理器 ECC密码算法 加速阵列 双域可伸缩
年,卷(期) 2015,(10) 所属期刊栏目
研究方向 页码范围 41-45,49
页数 6页 分类号 TP309.7
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李伟 94 549 11.0 20.0
5 王威 6 28 3.0 5.0
6 严迎健 1 0 0.0 0.0
7 李博 2 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (9)
共引文献  (4)
参考文献  (5)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(4)
  • 参考文献(0)
  • 二级参考文献(4)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(2)
  • 参考文献(2)
  • 二级参考文献(0)
2013(2)
  • 参考文献(1)
  • 二级参考文献(1)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
密码多核处理器
ECC密码算法
加速阵列
双域可伸缩
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导