作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对国产BWDSP100处理器的性能和特点,提出了由4片BWDSP100处理器芯片构成的任务式并行信号处理系统,满足无源雷达大运算量的信号处理算法要求.该系统并行实现波束形成、自适应干扰抑制、长时相干积累和目标检测处理等.分析了雷达的主要信号处理模块在系统中的实现算法,估计了其运算量.实际工程应用表明该多片数字信号处理并行系统应用于无源雷达系统中,满足了雷达信号处理开放性、可扩展性的要求,提升了无源雷达系统的性能.
推荐文章
基于ARM的PC/104处理器模块设计
PC/104
ARM
嵌入式系统
Linux
基于LEON2处理器的SoC设计
LEON2
SoC
IP核
VHDL
基于S3C2440处理器系统的数字图像处理技术和嵌入式技术结合机制
图像处理系统
数字图像处理技术
S3C2440处理器
嵌入式技术
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于BWDSP100处理器的无源雷达信号处理系统
来源期刊 舰船电子对抗 学科 工学
关键词 无源雷达 BWDSP100处理器 自适应干扰抑制 长时相干积累 目标检测
年,卷(期) 2015,(2) 所属期刊栏目 信号/数据处理
研究方向 页码范围 72-75
页数 4页 分类号 TN958.97
字数 2902字 语种 中文
DOI 10.16426/j.cnki.jcdzdk.2015.02.019
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 许德刚 7 12 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (20)
参考文献  (6)
节点文献
引证文献  (3)
同被引文献  (5)
二级引证文献  (4)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(2)
  • 参考文献(1)
  • 二级参考文献(1)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(2)
  • 引证文献(2)
  • 二级引证文献(0)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(3)
  • 引证文献(1)
  • 二级引证文献(2)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
无源雷达
BWDSP100处理器
自适应干扰抑制
长时相干积累
目标检测
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
舰船电子对抗
双月刊
1673-9167
32-1413/TN
大16开
江苏省扬州市204信箱
1978
chi
出版文献量(篇)
3114
总下载数(次)
12
论文1v1指导