原文服务方: 微电子学与计算机       
摘要:
采用2位分组进行并行分工计数,使用二叉树的电路结构进行108位前导0计数器电路设计.采用2位分组的108位前导0计数器电路进行PT分析的时序为0.17,而采用8位分组的RT L级代码进行DC综合的时序为0.21,通过比较发现设计电路在速度上比RT L级代码快了19%.
推荐文章
基于可编程计数器的时序逻辑电路设计
可编程计数器
二进制时序
非二进制时序
逻辑设计
基于计数器级联构成大容量计数器研究与实践
同步计数器
异步计数器
级联
大容量计数器
计数器的VHDL设计与实现
VHDL
FPGA
计数器
分频器
数码管
计数器在数字电路中的应用
中规模集成电路
计数器
译码器
数字电路
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 108位前导0计数器的电路设计与优化
来源期刊 微电子学与计算机 学科
关键词 前导0设计理论 前导0电路设计 前导0电路优化 性能比较
年,卷(期) 2015,(4) 所属期刊栏目
研究方向 页码范围 1-4,9
页数 5页 分类号 TP332.2
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李勇 国防科学技术大学计算机学院 18 121 5.0 10.0
2 李振涛 国防科学技术大学计算机学院 10 92 3.0 9.0
3 秦海阳 国防科学技术大学计算机学院 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (14)
共引文献  (6)
参考文献  (4)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1994(2)
  • 参考文献(0)
  • 二级参考文献(2)
1996(3)
  • 参考文献(0)
  • 二级参考文献(3)
1999(2)
  • 参考文献(0)
  • 二级参考文献(2)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
前导0设计理论
前导0电路设计
前导0电路优化
性能比较
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导