基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
硬件数据预取技术可以有效提升处理器的访存性能,是申威处理器性能优化过程中亟需突破的一项技术.硬件开销和处理器架构的制约是硬件预取技术实现中的主要难点.借鉴学术界对硬件预取技术的研究成果和工业界的应用现状,紧密结合申威处理器的结构特点,研究了申威处理器硬件预取技术的实现方法.以流预取为例,在处理器核心面积增加0.97%的情况下,硬件预取技术的应用可以将目前申威处理器的整数性能平均提升5.17%,最高提升28.88%;浮点性能平均提升6.39%,最高提升30.11%.
推荐文章
多核处理器预取策略的研究
指令窗口
预执行预取
存储访问延迟
乱序执行
基于申威众核处理器的NSGA-Ⅱ并行和优化方法
申威众核处理器
NSGA-Ⅱ
并行遗传算法
多目标
并行优化
数字信号处理器片上流预取存储系统的设计
流处理器
流预取策略
流预取存储系统
利用硬件抽象机模拟执行技术设计JAVA处理器
抽象机
Java微处理器
堆栈
指令级并行
超长指令字
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 申威处理器硬件数据预取技术的实现
来源期刊 计算机工程与科学 学科 工学
关键词 硬件预取 申威处理器 访存 流预取
年,卷(期) 2015,(11) 所属期刊栏目 高性能计算
研究方向 页码范围 2013-2017
页数 5页 分类号 TP303
字数 3152字 语种 中文
DOI 10.3969/j.issn.1007-130X.2015.11.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 尹飞 4 6 1.0 2.0
2 贾迅 2 8 2.0 2.0
3 胡向东 3 12 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (6)
同被引文献  (7)
二级引证文献  (5)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(3)
  • 引证文献(3)
  • 二级引证文献(0)
2020(6)
  • 引证文献(1)
  • 二级引证文献(5)
研究主题发展历程
节点文献
硬件预取
申威处理器
访存
流预取
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与科学
月刊
1007-130X
43-1258/TP
大16开
湖南省长沙市开福区德雅路109号国防科技大学计算机学院
42-153
1973
chi
出版文献量(篇)
8622
总下载数(次)
11
总被引数(次)
59030
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导