原文服务方: 微电子学与计算机       
摘要:
阵列处理器是一种满足高效能需求、适应未来工艺发展的并行计算结构。基于动态可重构阵列处理器架构,提出了一种基于数据流驱动的处理单元高效硬件实现结构,并完成了四抽头低通滤波器的电路映射及仿真,最后基于 Xilinx V6开发板的综合结果进行了性能分析。
推荐文章
可重构数据流SPJ查询处理器的研究
数据流
可重构
SPJ
FPGA
空间太阳望远镜星载数据处理系统中的动态可重构协处理器研究
可重构
动态可重构
协处理器
星载数据处理
向下全互连可重构阵列设计与实现
向下全互连
动态可重构
FPGA
FFT算法
可重构数据流SPJ查询处理器的研究
数据流
可重构
SPJ
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 动态可重构阵列处理器数据流处理单元的设计与实现
来源期刊 微电子学与计算机 学科
关键词 阵列处理器 动态可重构 数据流 并行计算
年,卷(期) 2017,(1) 所属期刊栏目
研究方向 页码范围 106-109
页数 4页 分类号 TP302
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 蒋林 西安邮电大学电子工程学院 85 264 8.0 10.0
2 李涛 西安邮电大学电子工程学院 66 277 9.0 13.0
3 山蕊 西安邮电大学电子工程学院 23 34 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (19)
共引文献  (3)
参考文献  (6)
节点文献
引证文献  (3)
同被引文献  (20)
二级引证文献  (0)
1966(1)
  • 参考文献(0)
  • 二级参考文献(1)
1982(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(4)
  • 参考文献(0)
  • 二级参考文献(4)
2008(7)
  • 参考文献(1)
  • 二级参考文献(6)
2010(2)
  • 参考文献(2)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
阵列处理器
动态可重构
数据流
并行计算
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导