原文服务方: 微电子学与计算机       
摘要:
提出了一种簇内高效并行访问存储结构.该结构采用"逻辑共享、物理分布"多个存储块并行存储的方法,实现了4×4视频阵列处理器的并行访问.实验结果表明,在无冲突情况下,该结构支持16个轻核处理元的同时读/写操作,最高频率200 MHz,访存峰值带宽6.25 GB/s.最后对8×8二维离散余弦变换算法进行映射实现和性能比较发现,簇内存储结构能够为该算法提供312.2Msamples/s的数据访存带宽,相较于同类型阵列结构,执行周期数降低了31.67%,工作频率提高了一倍,访存带宽增加了192.60%.
推荐文章
可重构视频阵列处理器中全局控制器的设计与实现
可重构
视频阵列处理器
全局控制器
层次化编程网络
可重构阵列处理器Harris算法并行化实现
Harris算法
可重构阵列处理器
并行性
可重构处理器阵列的系统级建模研究
粗粒度可重构体系结构
处理器阵列
SystemC事务级建模
动态可重构阵列处理器数据流处理单元的设计与实现
阵列处理器
动态可重构
数据流
并行计算
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 可重构视频阵列处理器簇内存储结构设计与实现
来源期刊 微电子学与计算机 学科
关键词 阵列处理器 存储结构 并行存储 视频编解码
年,卷(期) 2017,(9) 所属期刊栏目
研究方向 页码范围 116-120,125
页数 6页 分类号 TP302
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 蒋林 西安邮电大学电子工程学院 85 264 8.0 10.0
2 山蕊 西安邮电大学电子工程学院 23 34 3.0 5.0
3 崔朋飞 西安邮电大学电子工程学院 3 5 2.0 2.0
4 武鑫 西安邮电大学电子工程学院 7 8 2.0 2.0
5 郭佳乐 西安邮电大学电子工程学院 7 13 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (9)
共引文献  (3)
参考文献  (7)
节点文献
引证文献  (2)
同被引文献  (4)
二级引证文献  (1)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(3)
  • 参考文献(0)
  • 二级参考文献(3)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(3)
  • 参考文献(1)
  • 二级参考文献(2)
2012(2)
  • 参考文献(2)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
阵列处理器
存储结构
并行存储
视频编解码
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导