原文服务方: 微电子学与计算机       
摘要:
在现有可重构处理器设计的基础上,提出了一种改进的阵列型动态可重构处理器-IRAP.在IRAP中,将处理单元组成的阵列按象限划分为4个区域,每个区域包含个可配置的处理单元,运算时不同区域可以根据需要进行不同的配置,增加了配置的灵活性,提高了系统的执行效率;同时增加了系统数据的传输带宽,并根据数字信号处理中常用的蝶形算法对阵列互联进行了优化.仿真结果显示,在FFT等典型数字信号处理应用中,IRAP具有比改进原型更优的性能.
推荐文章
动态可重构阵列处理器数据流处理单元的设计与实现
阵列处理器
动态可重构
数据流
并行计算
可重构处理器阵列的系统级建模研究
粗粒度可重构体系结构
处理器阵列
SystemC事务级建模
可重构视频阵列处理器中全局控制器的设计与实现
可重构
视频阵列处理器
全局控制器
层次化编程网络
可重构阵列处理器Harris算法并行化实现
Harris算法
可重构阵列处理器
并行性
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于动态可重构技术的阵列型处理器设计
来源期刊 微电子学与计算机 学科
关键词 可重构阵列处理器 并行计算 SIMD 数字信号处理
年,卷(期) 2010,(7) 所属期刊栏目
研究方向 页码范围 168-172
页数 分类号 TN4
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 毛志刚 上海交通大学微电子学院 82 249 9.0 12.0
2 谢憬 上海交通大学微电子学院 49 118 6.0 9.0
3 范凯 上海交通大学微电子学院 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (7)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (2)
二级引证文献  (3)
1969(2)
  • 参考文献(0)
  • 二级参考文献(2)
1984(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
可重构阵列处理器
并行计算
SIMD
数字信号处理
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导