原文服务方: 微电子学与计算机       
摘要:
本文提出可重构阵列处理器Harris并行化的算法映射方式,其中可重构阵列处理器解决了算法在硬件上修改就需要结构重新调整的缺陷同时簇间并行化解决了算法在软件速度和延时的缺陷.通过modelsim、Xilinx公司硬件设计工具ISE和BEE4开发平台实现Harris算法对分辨率为512* 512的图像映射,实验结果表明,整个算法映射时间为0.143ms,这个时间相比于相同条件下CPU、GPU、FPGA实现Harris算法映射的时间都短.
推荐文章
容错处理器阵列的多逻辑列并行重构算法
处理器阵列
重构
容错
并行算法
基于可重构处理器的并行优化算法
可重构处理器
并行优化
并行处理
任务编译器
有向无环图
FIR算法在可重构专用处理器中的并行化实现
FIR
并行化
乘累加器
乒乓操作
动态可重构阵列处理器数据流处理单元的设计与实现
阵列处理器
动态可重构
数据流
并行计算
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 可重构阵列处理器Harris算法并行化实现
来源期刊 微电子学与计算机 学科
关键词 Harris算法 可重构阵列处理器 并行性
年,卷(期) 2019,(4) 所属期刊栏目
研究方向 页码范围 67-71
页数 5页 分类号 TP302
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邓军勇 西安邮电大学电子工程学院 29 71 5.0 7.0
2 山蕊 西安邮电大学电子工程学院 23 34 3.0 5.0
3 贺飞龙 西安邮电大学计算机学院 5 0 0.0 0.0
4 吴皓月 西安邮电大学电子工程学院 6 0 0.0 0.0
5 张玉婷 西安邮电大学计算机学院 5 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (16)
共引文献  (15)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(5)
  • 参考文献(0)
  • 二级参考文献(5)
2010(3)
  • 参考文献(0)
  • 二级参考文献(3)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2014(5)
  • 参考文献(1)
  • 二级参考文献(4)
2015(1)
  • 参考文献(0)
  • 二级参考文献(1)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
Harris算法
可重构阵列处理器
并行性
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导