基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
ARM Cortex-M0+是2012年新发布的一款将逐步8位/16位微处理器市场的32位低功耗、高性能处理器,规范的汇编框架与样例是一个新微处理器深层次应用开发的基础.鉴于目前ARM Cortex-M0+的汇编程序资料与样例程序十分匮乏,加之汇编设计的复杂性,在充分分析ARM Cortex-M0+汇编寻址方式与指令系统的基础上,以Freescale半导体公司于2013年正式发布的ARM Cortex-M0+KL系列MCU为蓝本,基于CW10.3开发环境,结合软件构件设计思想,提出构件化ARM Cortex-M0+汇编框架,并编制GPIO汇编构件,给出应用实例.旨在降低读者学习ARM Cortex-M0+汇编程序的难度,完成第一个ARM Cortex-M0+规范化汇编程序.
推荐文章
基于ARM Cortex-M0+KL系列MCU的汇编构件设计
ARMCortex-M0+
汇编构件设计
KL系列MCU
底层驱动构件
汇编工程框架
UART
基于ARM Cortex-M4的构件化汇编框架的研究
ARM Cortex-M4
汇编框架
驱动构件
汇编编程
K64
基于ARM Cortex-M0+KL系列MCU的汇编构件设计
ARMCortex-M0+
汇编构件设计
KL系列MCU
底层驱动构件
汇编工程框架
UART
ARM Cortex-M0+机器码文件分析方法
ARM Cortex-M0+
机器码文件
KL25
链接脚本
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于ARM Cortex-M0+KL系列MCU的构件化汇编框架研究
来源期刊 计算机应用与软件 学科 工学
关键词 ARM Cortex-M0+ KL25 汇编程序 软件构件
年,卷(期) 2015,(1) 所属期刊栏目 软件技术与研究
研究方向 页码范围 13-15,50
页数 4页 分类号 TP311
字数 4638字 语种 中文
DOI 10.3969/j.issn.1000-386x.2015.01.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王宜怀 苏州大学计算机科学与技术学院 251 1538 18.0 27.0
2 李涛 苏州大学计算机科学与技术学院 36 186 7.0 13.0
3 蒋婷 苏州大学计算机科学与技术学院 7 22 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (417)
参考文献  (2)
节点文献
引证文献  (8)
同被引文献  (12)
二级引证文献  (3)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(3)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(3)
  • 二级引证文献(0)
2015(3)
  • 引证文献(3)
  • 二级引证文献(0)
2016(2)
  • 引证文献(2)
  • 二级引证文献(0)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(2)
  • 引证文献(2)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
ARM Cortex-M0+
KL25
汇编程序
软件构件
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机应用与软件
月刊
1000-386X
31-1260/TP
大16开
上海市愚园路546号
4-379
1984
chi
出版文献量(篇)
16532
总下载数(次)
47
总被引数(次)
101489
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导