基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
Intel提出的第三代总线技术PCI Express在结构上可以满足计算机系统的发展对总线带宽的要求,基于PCIE的设计得以蓬勃发展,对PCIE的验证也成为SoC功能验证的重要组成部分。为此,设计并实现一种状态图和覆盖率组合驱动的自动化验证平台,主要包括激励生成、自动检测和覆盖率分析机制,并将其应用于一款基于PCIE接口的协议栈芯片的功能验证。实验结果表明,该验证平台具有较好的激励生成机制,能够对协议栈芯片进行全面验证,同时具有较好的复用性、可扩展性,可以对多个协议栈的互连进行验证。
推荐文章
基于飞腾平台TOE协议栈的设计与实现
协议卸载引擎
网络负载
网络吞吐量
CPU利用率
基于HCS08 MCU的802.15.4协议栈设计与实现
IEEE
802.15.4
HCS08
MCU
硬件驱动层
物理层
MAC子层
可移植性
基于DSP的SIP协议栈的设计与实现
SIP协议栈
DSP技术
VoIP适配器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 PCIE协议栈模拟验证平台的设计和实现
来源期刊 计算机工程 学科 工学
关键词 功能验证 PCIE协议栈 协议栈验证 功能覆盖率 约束随机模拟 激励生成
年,卷(期) 2015,(6) 所属期刊栏目 ?开发研究与工程应用?
研究方向 页码范围 287-293
页数 7页 分类号 TP331
字数 6267字 语种 中文
DOI 10.3969/j.issn.1000-3428.2015.06.052
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李华伟 中国科学院计算技术研究所计算机体系结构国家重点实验室 55 595 14.0 22.0
2 王健 中国科学院计算技术研究所计算机体系结构国家重点实验室 153 1133 18.0 27.0
6 张良 湘潭大学材料与光电物理学院 10 18 3.0 4.0
7 郭建 湘潭大学材料与光电物理学院 44 134 6.0 9.0
8 王天成 中国科学院计算技术研究所计算机体系结构国家重点实验室 5 18 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (16)
共引文献  (12)
参考文献  (6)
节点文献
引证文献  (5)
同被引文献  (15)
二级引证文献  (5)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(4)
  • 参考文献(0)
  • 二级参考文献(4)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(3)
  • 参考文献(1)
  • 二级参考文献(2)
2010(2)
  • 参考文献(1)
  • 二级参考文献(1)
2011(2)
  • 参考文献(1)
  • 二级参考文献(1)
2013(3)
  • 参考文献(3)
  • 二级参考文献(0)
2015(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(4)
  • 引证文献(4)
  • 二级引证文献(0)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
功能验证
PCIE协议栈
协议栈验证
功能覆盖率
约束随机模拟
激励生成
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
论文1v1指导