基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对比特抽取、循环移位操作常需组合使用的应用需求,结合比特抽取和循环移位操作的特点,基于 inverse butterfly 网络,研究以该网络为基础的新型比特抽取、循环移位并行处理架构。针对架构中的路由信息生成电路,提出专门的路由信息生成算法。设计相应的高速硬件单元,并在 Altera 公司的 FPGA 上对其进行功能验证,利用 Synopsys 公司的 Design Compiler 工具进行逻辑综合、优化。结果表明,在 CMOS 0.13μm 工艺下,硬件架构核心频率可以达到510 MHz。
推荐文章
高速可重构抽取移位单元研究与设计
iButterfly网络
路由算法
抽取移位
抽取
移位
汽车电子电气架构设计与优化
汽车电子电气架构
设计
优化
高吞吐率的高效视频编码熵编码并行硬件架构设计
高效视频编码
熵编码
波前并行处理
基于IEEE Std1500的IP核并行测试控制架构设计
IEEE 1500标准
IP核
外壳
测试访问机制
并行
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 新型比特抽取与循环移位并行架构设计
来源期刊 计算机应用与软件 学科 工学
关键词 比特抽取 循环移位 inverse butterfly 网络 并行架构 路由算法
年,卷(期) 2015,(2) 所属期刊栏目 算 法
研究方向 页码范围 264-267
页数 4页 分类号 TP3
字数 3694字 语种 中文
DOI 10.3969/j.issn.1000-386x.2015.02.064
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 戴紫彬 106 436 10.0 16.0
2 张立朝 27 231 7.0 15.0
3 戴强 7 5 1.0 2.0
4 常忠祥 6 7 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (7)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
比特抽取
循环移位
inverse butterfly 网络
并行架构
路由算法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机应用与软件
月刊
1000-386X
31-1260/TP
大16开
上海市愚园路546号
4-379
1984
chi
出版文献量(篇)
16532
总下载数(次)
47
总被引数(次)
101489
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导