基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
基于CPLD的数字时钟,采用原理图方式设计,使用自上而下的思想和模块化思想设计时钟系统,形成一个结构明晰的带有防机械按键抖动的多功能数字时钟。在ALTERA公司的开发平台QuartusII9.0上编译与仿真,得到正确结果,并在CPLD系列芯片EPM240T100C5芯片中下载实现成功,效果良好计时精准。详细介绍该数字时钟系统通过原理图方式实现的全过程,重点介绍动态刷新、防机械按键抖动模块的功能实现。加强了对数字逻辑器件的熟悉,能全方位锻炼学生能力。
推荐文章
基于EDA技术的多功能数字时钟的ASIC设计
FPGA
数字时钟
EDA技术
VHDL
ASIC
HardCopy
多功能单片机与CPLD实验板的设计
复杂可编程逻辑器件
实验板
仿真实验
下载实验
基于VHDL的数字时钟的设计
数字时钟
VHDL
QuartusⅡ
基于AT89C2051的多功能时钟设计
AT89C2051
时钟
数码管
动态显示
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于CPLD的多功能数字时钟实现
来源期刊 科技视界 学科
关键词 数字钟 防抖 动原理图 动态刷新
年,卷(期) 2015,(31) 所属期刊栏目 姻姻姻高校科技
研究方向 页码范围 155-155,227
页数 2页 分类号
字数 1601字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 沈祖斌 江汉大学数学与计算机学院 17 26 2.0 4.0
2 邹光毅 江汉大学数学与计算机学院 6 2 1.0 1.0
3 何有为 江汉大学数学与计算机学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数字钟
防抖
动原理图
动态刷新
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技视界
旬刊
2095-2457
31-2065/N
大16开
上海市
2011
chi
出版文献量(篇)
57598
总下载数(次)
165
总被引数(次)
68345
论文1v1指导