基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
华睿2号是我国自主研发的一款8核微处理器,基于CMOS 40nm工艺设计,片内集成8核DSP、AXI总线以及PCIE/DDR3等多种高速接口的大规模片上系统芯片(SoC).鉴于华睿2号设计复杂,需使用电子系统级(ESL)解决方案,确定SoC级架构.ESL设计方法学已被越来越多的复杂SoC设计所采纳,利用可裁剪的TLM建模方法快速搭建系统,进行系统级验证,探索不同架构设计对系统性能的影响,从而寻找最优方案.本文利用Synopsys ESL解决方案,创建SoC不同的架构,并在创建的架构上运行雷达信号处理典型应用,分析处理时间、总线压力等架构性能,通过优劣对比最终确定最优架构.
推荐文章
基于华睿2号芯片的BSP设计与实现
华睿2号
板级支持包
高可靠文件系统
华睿DSP软件体系架构研究
软件体系架构
华睿DSP
多核
运行管理
中间件
基于华睿1号的高性能数字脉压设计和实现
华睿1号
快速傅里叶变换
数字脉压
单指令多数据流
多线程
并行处理
周期精确/位精确的Cache事务级建模方法
高速缓存
电子系统级设计
事务级建模
片上系统架构设计
周期精确
软/硬件协同设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于ESL的华睿2号SoC系统级架构设计
来源期刊 南京师范大学学报(工程技术版) 学科 工学
关键词 华睿2号 片上系统芯片 电子系统级 架构设计
年,卷(期) 2016,(4) 所属期刊栏目 计算机与信息工程
研究方向 页码范围 69-77
页数 9页 分类号 TP391.9
字数 3683字 语种 中文
DOI 10.3969/j.issn.1672-1292.2016.04.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘静 4 13 2.0 3.0
2 周海斌 7 125 6.0 7.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (35)
参考文献  (2)
节点文献
引证文献  (7)
同被引文献  (0)
二级引证文献  (0)
1989(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(1)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(3)
  • 引证文献(3)
  • 二级引证文献(0)
2018(2)
  • 引证文献(2)
  • 二级引证文献(0)
2019(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
华睿2号
片上系统芯片
电子系统级
架构设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
南京师范大学学报(工程技术版)
季刊
1672-1292
32-1684/T
大16开
南京市宁海路122号
2001
chi
出版文献量(篇)
1491
总下载数(次)
3
总被引数(次)
7734
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导