提出了一种针对高速中精度模数转换器的增益数模单元电路优化设计,满足8位80 MS/s 流水线模数转换器的要求.通过优化设计一种改进传输门开关,提高了增益数模单元电路的线性度;针对高增益两级宽带运算放大器,提出了一种宽带运算放大器优化设计方法,能有效地优化运算放大器的建立时间和功耗;优化设计了一种高速低功耗动态比较器,在提高速度方面具有优势.基于0.18μm 1.8 V CMOS 工艺完成了增益数模单元及8位80 MS/s 流水线模数转换器的流片验证,测试结果表明,在80 M Hz 采样频率下,输入信号频率为35 M Hz 时,模数转换器的信号噪声失调比为48.9 dB ,有效位数为7.83位.