基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对高性能多核雷达信号处理芯片寄存器传输级设计调试周期长、高成本等特点,提出一套在寄存器传输级设计之前使用,基于电子系统级设计的多核建模和架构探索方法,在寄存器传输级设计前期能够进行可靠架构探索和性能分析,便于软硬件协同设计.从多核架构探索流程、数据流探索方法、具有向量处理功能的数字信号处理核/异构核的周期精度模拟器建模、多核一致性总线协议探索和总线建模及验证方案、全芯片电子系统级建模等方面论述该方法的具体实现,结合实例验证了其可行性.
推荐文章
SharcFIN接口芯片在LFMCW雷达信号处理机上的应用
ADSP-21160
ShrcFIN
LFMCW
数字信号处理
基于TS101芯片的雷达数据处理硬件设计
雷达数据处理
TS101
设备接口协议
LinkPort
基于异构多核DSP的信号处理系统设计
异构多核DSP
高性能
高速电路
基于多核的车牌识别的架构实现
车牌识别
数据驱动
多核
NOC
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于ESL的多核雷达信号处理芯片的架构探索
来源期刊 计算机工程与设计 学科 工学
关键词 电子系统级 多核 数据流 周期精度建模 总线系统
年,卷(期) 2016,(1) 所属期刊栏目 嵌入式系统工程
研究方向 页码范围 65-70
页数 6页 分类号 TP332
字数 7443字 语种 中文
DOI 10.16208/j.issn1000-7024.2016.01.014
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 何虎 清华大学微电子学研究所 40 67 3.0 5.0
2 李源 清华大学微电子学研究所 10 170 5.0 10.0
3 马海林 清华大学微电子学研究所 3 9 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (11)
共引文献  (17)
参考文献  (7)
节点文献
引证文献  (3)
同被引文献  (12)
二级引证文献  (0)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(5)
  • 参考文献(0)
  • 二级参考文献(5)
2008(4)
  • 参考文献(1)
  • 二级参考文献(3)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(2)
  • 参考文献(2)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(2)
  • 参考文献(2)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
电子系统级
多核
数据流
周期精度建模
总线系统
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与设计
月刊
1000-7024
11-1775/TP
大16开
北京142信箱37分箱
82-425
1980
chi
出版文献量(篇)
18818
总下载数(次)
45
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导