基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
星载1553B总线数据传输通常需要使用外部RAM缓存待发送数据,使用外部RAM带来系统功耗和面积的增加,也增加了系统的复杂性。提出了一种使用1553B芯片内部RAM实现双缓冲的数据传输方案。此方案采用FPGA作为主控芯片,BU-65170作为1553B总线控制芯片,利用BU-65170内部RAM的两个地址空间段构成双缓冲,避免使用外部RAM,简化了系统硬件设计,提高了系统的可靠性。对双缓冲区采取交替更新访问方式,实现了1553B总线数据的可靠传输。此方案已成功应用于星载GNOS掩星探测仪。
推荐文章
基于BU-65170的1553B终端设计
内部资源
1553B终端
模式命令
基于双口RAM接收并处理1553B总线数据的方法研究
嵌入式系统
双口RAM
1553B总线
数据覆盖
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种使用BU-65170内部 RAM实现双缓冲的星载1553 B总线数据传输技术
来源期刊 科学技术与工程 学科 工学
关键词 FPGA 1553B 双缓冲
年,卷(期) 2016,(31) 所属期刊栏目 论文 -- 电子技术、通信技术
研究方向 页码范围 41-45
页数 5页 分类号 TN919.3
字数 3002字 语种 中文
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
1553B
双缓冲
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科学技术与工程
旬刊
1671-1815
11-4688/T
大16开
北京市海淀区学院南路86号
2-734
2001
chi
出版文献量(篇)
30642
总下载数(次)
83
总被引数(次)
113906
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导