基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着高速数据传输广泛应用,在设计相关产品时需要测试其误码率。本文以FPGA平台,Qsys片上系统为手段,设计了一款以光纤为接口的高速信号误码测试系统。能实现4通道,速率为5Gbps的伪随机码误码测试。
推荐文章
高速串行误码测试仪设计与实现
高速串行传输
误码率
现场可编程门阵列
误码测试
伪随机二进制序列
基于CPLD高速信号存储测试系统的设计
高速数据采集
CPLD
存储测试
基于FPGA的简易误码测试系统的设计与实现
误码测试系统
时钟同步
帧同步
m序列
FPGA
基于PXI总线的误码率测试的设计
PXI总线
误码率
伪随机码
噪声
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于Qsys的高速信号误码测试系统设计
来源期刊 电子测试 学科
关键词 Qsys 误码率 FPGA
年,卷(期) 2016,(14) 所属期刊栏目 设计与研发
研究方向 页码范围 22-23
页数 2页 分类号
字数 2331字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邹波 中国电子科技集团公司第四十四研究所 2 6 1.0 2.0
2 饶垚 中国电子科技集团公司第四十四研究所 3 8 2.0 2.0
3 蔡珂 中国电子科技集团公司第四十四研究所 1 5 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (5)
同被引文献  (0)
二级引证文献  (0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
Qsys
误码率
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测试
半月刊
1000-8519
11-3927/TN
大16开
北京市100098-002信箱
82-870
1994
chi
出版文献量(篇)
19588
总下载数(次)
63
总被引数(次)
36145
论文1v1指导