作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本课题我所设计的是基于FPGA的抢答器.主要构成有FPGA开发板,计分显示电路,主持人按键电路,手模拟按键电路,时间倒数显示电路.当主持人公布完题目,按下主持人开关,指示灯亮,此时数码管倒数十秒,此十秒为选手抢答时间;如若十秒内有人抢答成功,对应灯亮,则开始答题,若答题成功,主持人按下按键为该选手计一分,若答错,则不计分,主持人按下复位键,进行下一轮此时蓝灯亮;而如若十秒内无人抢答,那么时间到后,红灯熄灭,绿灯亮.然后主持人按系统复位键,即可进行下一轮抢答.
推荐文章
基于Verilog HDL语言的新型抢答器设计
抢答器
Verilog HDL
层次化和模块化
FPGA
验证
基于Multisim9的智能抢答器的设计与仿真
抢答器
层次电路
设计
仿真
基于Multisim10的16路竞赛抢答器设计与仿真
Multisim 10
16路竞赛抢答器
电路设计
Protel
基于 Multisim的多功能8路抢答器的设计与仿真
Multisim
设计
仿真
8路抢答器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 FPGA抢答器的设计与实现
来源期刊 数字技术与应用 学科 工学
关键词 FPGA 抢答器 数码管 计时显示
年,卷(期) 2016,(8) 所属期刊栏目 设计开发
研究方向 页码范围 190
页数 1页 分类号 TP331.2
字数 1037字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张煜 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
抢答器
数码管
计时显示
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
数字技术与应用
月刊
1007-9416
12-1369/TN
16开
天津市
6-251
1983
chi
出版文献量(篇)
20434
总下载数(次)
106
总被引数(次)
35701
论文1v1指导