作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了有效提高数字信号处理的实时性,文中利用多相分解法推导了快速FIR滤波器的一种高效实现算法,通过Matlab,QuartusⅡ软件的仿真和测试验证了设计的可行性.结果表明:该滤波器运行速度基本上是直接实现的2倍,运算量比直接实现要少25%左右,工作效率要比直接实现提高了大约50%.整个设计过程由软件实现,参数易于修改,具有较大的实用性.
推荐文章
基于FPGA的FIR滤波器的设计与实现
FIR滤波器
FPGA
VHDL
电子设计自动化
基于FPGA的FIR滤波器的设计
线性滤波器
FPGA
Dsp Builder
仿真
分数延迟FIR滤波器设计及FPGA实现
分数延迟FIR滤波器
分布式算法
FPGA
CSD码
基于FPGA的高阶高速FIR滤波器设计与实现
CSD
FIR滤波器
流水线结构
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的高效FIR滤波器设计
来源期刊 青海大学学报(自然科学版) 学科 工学
关键词 多相分解 短卷积算法 现场可编程门阵列
年,卷(期) 2017,(6) 所属期刊栏目 电子技术
研究方向 页码范围 56-60
页数 5页 分类号 TN713.7
字数 1533字 语种 中文
DOI 10.13901/j.cnki.qhwxxbzk.2017.06.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李凯勇 青海民族大学物理与电子信息工程学院 14 16 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (16)
共引文献  (14)
参考文献  (7)
节点文献
引证文献  (2)
同被引文献  (7)
二级引证文献  (1)
1978(1)
  • 参考文献(1)
  • 二级参考文献(0)
1981(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(4)
  • 参考文献(2)
  • 二级参考文献(2)
2010(3)
  • 参考文献(0)
  • 二级参考文献(3)
2011(3)
  • 参考文献(0)
  • 二级参考文献(3)
2012(4)
  • 参考文献(3)
  • 二级参考文献(1)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(2)
  • 引证文献(2)
  • 二级引证文献(0)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
多相分解
短卷积算法
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
青海大学学报(自然科学版)
双月刊
1006-8996
63-1042/N
青海省西宁市宁大路251号
chi
出版文献量(篇)
3141
总下载数(次)
7
总被引数(次)
12289
相关基金
青海省自然科学基金
英文译名:Natural Science Foundation of Qinghai Province
官方网址:
项目类型:
学科类型:
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导