基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
魂芯DSP处理器是一款32 bit静态超标量、分簇结构的、支持SIMD的VLIW处理器.魂芯DSP芯片有4个执行簇和3个内存块,但簇间数据传输和寻址会占用总线带宽.魂芯DSP上每个簇中有大量的计算部件,但是现有的编译器框架中指令调度算法是针对非分簇结构的,无法充分利用魂芯DSP的分簇结构特点,产生出高效的指令级并行代码.根据魂芯处理器架构分簇的特点,提出了在魂芯DSP上进行指令分簇和指令调度的启发式算法,并且在开源Open64编译器框架上进行了实现.实验结果表明,该算法在魂芯DSP编译器上的实现可以显著提高一些在DSP上有着计算密集型程序的性能.
推荐文章
分簇VLIW DSP调度技术
VLIW DSP
编译
指令划分
调度
分簇VLIW DSP调度技术
VLIW DSP
编译
指令划分
调度
一种基于GCC的VLIW编译器指令调度算法
指令调度
指令级并行(ILP)
VLIW
DAG图
魂芯 DSP 的编译器设计与优化
地址寄存器
分簇
向量化
零开销循环
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 魂芯分簇VLIW DSP上指令调度的优化
来源期刊 微型机与应用 学科 工学
关键词 分簇体系DSP 指令级并行 指令分簇 指令调度 Open64编译器
年,卷(期) 2017,(11) 所属期刊栏目 软件与算法
研究方向 页码范围 23-26,30
页数 5页 分类号 TP314
字数 3199字 语种 中文
DOI 10.19358/j.issn.1674-7720.2017.11.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 郑启龙 中国科学技术大学计算机科学与技术学院 44 132 6.0 9.0
2 王玉林 中国科学技术大学计算机科学与技术学院 12 50 5.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (24)
共引文献  (7)
参考文献  (7)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1981(1)
  • 参考文献(1)
  • 二级参考文献(0)
1986(1)
  • 参考文献(0)
  • 二级参考文献(1)
1988(1)
  • 参考文献(1)
  • 二级参考文献(0)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(5)
  • 参考文献(1)
  • 二级参考文献(4)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2012(2)
  • 参考文献(0)
  • 二级参考文献(2)
2013(2)
  • 参考文献(1)
  • 二级参考文献(1)
2014(1)
  • 参考文献(0)
  • 二级参考文献(1)
2015(2)
  • 参考文献(2)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
分簇体系DSP
指令级并行
指令分簇
指令调度
Open64编译器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术与网络安全
月刊
2096-5133
10-1543/TP
大16开
北京市海淀区清华东路25号(北京927信箱)
82-417
1982
chi
出版文献量(篇)
10909
总下载数(次)
33
总被引数(次)
35987
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导