有限长单位冲击响应滤波器(FIR)是合成孔径雷达(SAR)系统的重要组成部分.为综合考虑资源与性能对系统的影响,基于现场可编程门阵列(FPGA)设计实现了位宽、阶数可配置的SAR 雷达信号处理 FIR 系统,首次完成了合理范围内的只读存储器(ROM)地址位宽和所有输入并行度设置下的分布式算法(DA)结构对比实验,并对不同结构实现下的系统性能资源比进行了全面分析和比较,得到了最优化高并行度 DA结构.实验结果表明在 ROM地址位宽为4或5时性能资源比最好;性能资源比随输入并行度的提高而提高,当输入并行度为输入数据位宽时,性能资源比提高24%至117%.对比传统的全串行结构、全并行结构和 DA 结构,经 ROM 地址位宽和输入并行度优化后的 DA结构的性能资源比分别提高了3110%,76%和86%.