基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文提出了一种多核片上系统(MPSoC)主控式内存控制器预取方法来解决多IP核导致内存控制器端预取资源竞争的问题.该方法综合考虑了不同访存流预取的及时性和访存冲突性,将预取数据及时性差的访存流进行过滤,使之在stream buffer资源紧张的情况下不占用流缓冲空间,同时利用流缓冲地址记录表使得存在冲突的访存流优先使用stream buffer,进一步降低了访存冲突的概率.实验表明,该方法可以提升近20%的最大访存带宽,而对带宽需求小的访存IP核可以降低60%左右的访存延迟.
推荐文章
多核处理器预取策略的研究
指令窗口
预执行预取
存储访问延迟
乱序执行
数字信号处理器片上流预取存储系统的设计
流处理器
流预取策略
流预取存储系统
机器人控制器片上系统的硬件加速
机器人控制器
片上系统
硬件加速
DSP模块
基于片上多核的版面加速器系统优化研究
版面加速器
软硬件协同设计
异构多核处理器
JPEG协处理器
移动阅读
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 多核片上系统主控式内存控制器预取
来源期刊 高技术通讯 学科
关键词 多核片上系统(MPSoC) 及时性 访存冲突 预取 流缓冲
年,卷(期) 2019,(5) 所属期刊栏目 计算机与通信技术
研究方向 页码范围 423-431
页数 9页 分类号
字数 8387字 语种 中文
DOI 10.3772/j.issn.1002-0470.2019.05.002
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王剑 34 359 11.0 18.0
2 曾露 2 0 0.0 0.0
3 王焕东 8 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
多核片上系统(MPSoC)
及时性
访存冲突
预取
流缓冲
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
高技术通讯
月刊
1002-0470
11-2770/N
大16开
北京市三里河路54号
82-516
1991
chi
出版文献量(篇)
5099
总下载数(次)
14
总被引数(次)
39217
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导