原文服务方: 微电子学与计算机       
摘要:
本文对FPGA芯片输入输出通道模块的可编程延时单元设计方法进行了研究,针对可编程延时单元所需的延时调整范围广、延时调整精度高、延时级数多的特性,提出了一种输入输出信号时序可调整的结构设计方法,以满足总线信号边沿对齐或电路建立与保持时间的要求.所设计的延时链采用粗调延时单元与细调延时单元相结合的方式提高精度和覆盖范围,并在较少的控制向量下,实现了45级延时.延时链延时步进精度为100 ps,延时最大值为4.58 ns.其功耗和面积分别是传统反相器链结构延时单元的34.5%和55.9%.
推荐文章
现场可编程门阵列技术的混沌数字通信系统设计
系统设计
混沌数字通信
现场可编程门阵列技术
信息安全
基于现场可编程门阵列的步进电机控制系统
现场可编程门阵列
步进电机
加减速
细分控制
基于现场可编程门阵列的广义逆矩阵求解
广义逆
奇异矩阵
迹方法
现场可编程门阵列
数字控制可编程延时单元设计技术研究
CMOS电路
延时电路
延时锁定环
延时单元
双沿延时
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 适用于现场可编程门阵列I/O通道的可编程延时单元结构设计方法研究
来源期刊 微电子学与计算机 学科
关键词 现场可编程门阵列 细调延时单元 粗调延时单元 输入输出通道
年,卷(期) 2019,(10) 所属期刊栏目
研究方向 页码范围 1-5
页数 5页 分类号 TN402
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨海钢 中国科学院电子学研究所 134 485 10.0 15.0
5 李威 中国科学院计算技术研究所 69 909 13.0 29.0
6 韦援丰 中国科学院电子学研究所 10 29 2.0 5.0
7 高丽江 中国科学院电子学研究所 4 6 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (16)
共引文献  (3)
参考文献  (6)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1988(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(3)
  • 参考文献(1)
  • 二级参考文献(2)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(4)
  • 参考文献(0)
  • 二级参考文献(4)
2011(3)
  • 参考文献(0)
  • 二级参考文献(3)
2012(2)
  • 参考文献(1)
  • 二级参考文献(1)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
现场可编程门阵列
细调延时单元
粗调延时单元
输入输出通道
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导