基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对现有1553B总线编解码器结构设计复杂、编解码实时性较差的问题,提出了一种改进的编解码方法.利用寄存器按位进行曼彻斯特编码,提高了整体的编码效率.利用移位寄存器对同步头进行匹配,实现了快速解码.仿真结果表明:该设计简化了编解码逻辑,完整实现了1553B总线的编解码功能.
推荐文章
1553B总线中曼彻斯特编解码器的设计
曼彻斯特码
MIL-STS-1553B总线
时钟分离
FPGA
基于FPGA的测井系统中1553B总线编解码器设计
曼彻斯特编解码
1553B总线
FPGA
DSP
Verilog
HDL
基于FPGA的1553B总线接口设计与验证
1553B总线
接口
现场可编程门阵列
光纤
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的1553B总线编解码模块的设计与改进
来源期刊 制导与引信 学科 工学
关键词 1553B总线 曼彻斯特码 同步头检测 编码解码
年,卷(期) 2020,(1) 所属期刊栏目 其他技术
研究方向 页码范围 44-47,53
页数 5页 分类号 TN919
字数 3294字 语种 中文
DOI 10.3969/j.issn.1671-0576.2020.01.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 何文青 1 0 0.0 0.0
2 章恺 1 0 0.0 0.0
3 马超男 1 0 0.0 0.0
4 席燕博 1 0 0.0 0.0
5 陈伟雄 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (36)
共引文献  (37)
参考文献  (6)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1997(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(4)
  • 参考文献(0)
  • 二级参考文献(4)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(3)
  • 参考文献(0)
  • 二级参考文献(3)
2010(5)
  • 参考文献(1)
  • 二级参考文献(4)
2011(7)
  • 参考文献(3)
  • 二级参考文献(4)
2012(1)
  • 参考文献(0)
  • 二级参考文献(1)
2013(4)
  • 参考文献(1)
  • 二级参考文献(3)
2014(4)
  • 参考文献(0)
  • 二级参考文献(4)
2015(3)
  • 参考文献(0)
  • 二级参考文献(3)
2018(1)
  • 参考文献(0)
  • 二级参考文献(1)
2019(1)
  • 参考文献(1)
  • 二级参考文献(0)
2020(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
1553B总线
曼彻斯特码
同步头检测
编码解码
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
制导与引信
季刊
1671-0576
31-1373/TN
大16开
上海黎平路203号
1979
chi
出版文献量(篇)
967
总下载数(次)
2
总被引数(次)
4238
论文1v1指导