基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
灵敏放大触发器是高速串行通信中常用的一种采样电路模块,它将串行低压差分信号转换为单端非归零信号.为克服传统灵敏放大触发器在电源电压较高的条件下放电速度慢导致需要较高的差分信号摆幅的缺点,设计了一种高速串行信号灵敏放大采样触发器,通过增加节点放电支路,加快放电过程,减少了传输延时,降低了对输入差分信号摆幅的要求.低延时灵敏放大触发器基于0.13 μm CMOS工艺设计,电源电压3.3 V.芯片版图后仿真结果表明,改进后的灵敏放大触发器延时比传统的触发器减少了 20 ps,对输入差分信号的摆幅要求降低了 100 mV,更适合高速串行信号通信系统的应用.
推荐文章
一种新型CMOS施密特触发器
CMOS
施密特触发器
阀值电平
磁滞宽度
传输延迟
一种具有掉电数据保持功能的触发器设计
相变存储器
掉电数据保持
触发器
双置位
一种单粒子效应加固RS触发器电路设计
单粒子效应
单粒子翻转
单粒子瞬态脉冲
辐射加固
触发器
SerDes技术中高速串行信号采样原理与实现
SerDes技术
采样
CDR
CMOS
高速串行信号
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种高速串行信号灵敏放大采样触发器
来源期刊 桂林电子科技大学学报 学科
关键词 灵敏放大触发器 低延时 串行信号采样
年,卷(期) 2020,(6) 所属期刊栏目
研究方向 页码范围 494-497
页数 4页 分类号 TN432
字数 语种 中文
DOI 10.3969/j.issn.1673-808X.2020.06.007
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (24)
共引文献  (1)
参考文献  (11)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(2)
  • 参考文献(1)
  • 二级参考文献(1)
2000(3)
  • 参考文献(2)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(3)
  • 参考文献(1)
  • 二级参考文献(2)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(3)
  • 参考文献(1)
  • 二级参考文献(2)
2012(1)
  • 参考文献(0)
  • 二级参考文献(1)
2014(2)
  • 参考文献(0)
  • 二级参考文献(2)
2015(3)
  • 参考文献(1)
  • 二级参考文献(2)
2017(3)
  • 参考文献(2)
  • 二级参考文献(1)
2018(1)
  • 参考文献(1)
  • 二级参考文献(0)
2019(1)
  • 参考文献(1)
  • 二级参考文献(0)
2020(1)
  • 参考文献(1)
  • 二级参考文献(0)
2020(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
灵敏放大触发器
低延时
串行信号采样
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
桂林电子科技大学学报
双月刊
1673-808X
45-1351/TN
大16开
广西桂林市金鸡路1号
1981
chi
出版文献量(篇)
2598
总下载数(次)
1
总被引数(次)
11679
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导