原文服务方: 微电子学与计算机       
摘要:
本文提出了一种内嵌于8GS/s-14bit RF-DAC中数字上变频器(DUC)的设计方案,该方案采用ASIC实现,能够得到采样频率达8 GHz的输出信号,并提供插值因子分别为2、4、8、16的上变频功能.基于CORDIC算法,提出16路时域交织的数控振荡器(NCO)结构,同时采用全半带滤波器(HB-FIR)折叠结构级联实现内插滤波器组.基于40 nm CMOS工艺,完成RTL级设计和GDSII版图设计,并将其内嵌于8 GS/s-14bit RF-DAC中完成混合SOC的电路设计与验证.测试结果显示,该设计可以在500 MHz的工作时钟频率下达到设计目标,数字部分的版图面积为2 551*2 580 μm2,仿真功耗约为1 365.4 mW.在40 nm CMOS工艺下流片,流片测试结果显示该芯片设计能够完成预设目标,且在插值为16的模式下,测得芯片数字部分功耗为为1250 mW,符合设计预期.
推荐文章
4GS/s-12bit ADC内置数字下变频器(DDC)的ASIC实现
数字下变频器
数控振荡器
40 nm
ASIC
一种数字中频上变频器的设计与实现
SoC数字上变频器(DUC)
内插(interpolatiion)
数控振荡器(NCO)
CORDIC
基于专用数字上变频器的中频调制器
数字上变频器
MSK
BPSK
FPGA
上变频器的结构及本振频率的选择
上变频器
结构
本振频率
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 8GS/s-14bit RF-DAC中数字上变频器的ASIC实现
来源期刊 微电子学与计算机 学科
关键词 数字上变频器 数控振荡器 CORDIC ASIC 8 GHz 40 nm
年,卷(期) 2020,(1) 所属期刊栏目
研究方向 页码范围 27-32
页数 6页 分类号 TN43
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 周磊 中国科学院微电子研究所 53 456 14.0 19.0
2 吴旦昱 中国科学院微电子研究所 11 18 3.0 3.0
3 武锦 中国科学院微电子研究所 18 35 3.0 5.0
4 闫江 北方工业大学信息学院 9 1 1.0 1.0
5 汪旭兴 北方工业大学信息学院 1 0 0.0 0.0
9 贾涵博 中国科学院微电子研究所 1 0 0.0 0.0
10 张飞 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (23)
共引文献  (4)
参考文献  (4)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(2)
  • 参考文献(0)
  • 二级参考文献(2)
2013(4)
  • 参考文献(0)
  • 二级参考文献(4)
2014(5)
  • 参考文献(1)
  • 二级参考文献(4)
2015(2)
  • 参考文献(0)
  • 二级参考文献(2)
2016(3)
  • 参考文献(0)
  • 二级参考文献(3)
2017(2)
  • 参考文献(0)
  • 二级参考文献(2)
2019(2)
  • 参考文献(2)
  • 二级参考文献(0)
2020(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数字上变频器
数控振荡器
CORDIC
ASIC
8 GHz
40 nm
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
论文1v1指导