基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
对异构多核SoC进行建模分析,将LT编码在异构多核SoC上的实现问题转化为LT码编码子任务在异构多核SoC上的映射问题,并给出了基于遗传算法的任务映射方法.最后基于XILINX ZYNQ-7000异构多核SoC实现了LT码编码器.实验结果表明,所设计的LT码编码器能够满足不同的性能和资源需求,增加了硬件平台的实用性和应用系统设计的灵活性.
推荐文章
异构双核SoC软件调试环境的研究与设计
异构双核SoC
仿真器
远程调试
USB
JTAG
SoC仿真验证中多核技术的研究与应用
SoC验证
VCS
多核技术
设计级并行
基于电力专用多核异构芯片架构的低压保护测控装置设计
智能变电站
多核异构芯片
继电保护
测量与控制
一体化
基于异构多核处理器的H.264并行编码算法
H.264编码器
多核
DM6467平台
HDVICP加速引擎
并行算法
流水线
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于异构多核SoC的LT码编码硬件化技术研究
来源期刊 计算机工程与科学 学科 工学
关键词 异构多核 ZYNQ LT码 硬件化技术
年,卷(期) 2020,(12) 所属期刊栏目 高性能计算
研究方向 页码范围 2125-2132
页数 8页 分类号 TP303
字数 语种 中文
DOI 10.3969/j.issn.1007-130X.2020.12.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨全胜 34 197 7.0 11.0
2 江仲鸣 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (42)
共引文献  (1)
参考文献  (8)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1975(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(8)
  • 参考文献(0)
  • 二级参考文献(8)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(6)
  • 参考文献(0)
  • 二级参考文献(6)
2012(3)
  • 参考文献(0)
  • 二级参考文献(3)
2013(5)
  • 参考文献(0)
  • 二级参考文献(5)
2014(2)
  • 参考文献(1)
  • 二级参考文献(1)
2015(3)
  • 参考文献(0)
  • 二级参考文献(3)
2016(7)
  • 参考文献(1)
  • 二级参考文献(6)
2018(5)
  • 参考文献(4)
  • 二级参考文献(1)
2019(1)
  • 参考文献(1)
  • 二级参考文献(0)
2020(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
异构多核
ZYNQ
LT码
硬件化技术
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与科学
月刊
1007-130X
43-1258/TP
大16开
湖南省长沙市开福区德雅路109号国防科技大学计算机学院
42-153
1973
chi
出版文献量(篇)
8622
总下载数(次)
11
总被引数(次)
59030
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导