基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计并实现了一种基于DDR3的星载路由队列管理器,该设计采用片外DDR3 SDRAM作为数据缓冲区,在减少片内资源消耗的同时,可以有效的对大量业务流进行管理,兼顾了路由器高吞吐率的要求和星载路由器存储资源珍贵的实际情况.同时,在DDR3控制器中提出了一种连续处理多个读请求的设计,保证DDR3在面对大量读写请求时,可以连续进行读写,进一步提高了DDR3的利用率.整个设计在Xilinx Virtex-7 XC7V690T上实现,同时采用ModelSim SE-642019.2进行了行为级的仿真分析.
推荐文章
一种基于输入队列的新型交换机结构的研究
输入队列交换机
输出队列交换机
交换机体系结构
高速通信
层次式交换机设计与实现
未来互联网
层次交换网络
层次式交换机
IPv6
CNGI部署
小型程控电路交换机的硬件设计
电路交换
空分交换
模块
双音多频
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种应用于星载交换机的DDR3共享存储交换结构的设计与实现
来源期刊 通信技术 学科 工学
关键词 DDR3 队列管理器 共享存储交换结构 FPGA
年,卷(期) 2020,(6) 所属期刊栏目 工程与应用
研究方向 页码范围 1546-1553
页数 8页 分类号 TP393|TN915.05
字数 4605字 语种 中文
DOI 10.3969/j.issn.1002-0802.2020.06.037
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 乔庐峰 陆军工程大学通信工程学院 10 3 1.0 1.0
2 王雷淘 陆军工程大学通信工程学院 1 0 0.0 0.0
3 续欣 陆军工程大学通信工程学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (9)
共引文献  (1)
参考文献  (5)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(1)
  • 参考文献(0)
  • 二级参考文献(1)
2017(3)
  • 参考文献(1)
  • 二级参考文献(2)
2018(2)
  • 参考文献(1)
  • 二级参考文献(1)
2019(1)
  • 参考文献(1)
  • 二级参考文献(0)
2020(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
DDR3
队列管理器
共享存储交换结构
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
通信技术
月刊
1002-0802
51-1167/TN
大16开
四川省成都高新区永丰立交桥(南)创业路8号
62-153
1967
chi
出版文献量(篇)
10805
总下载数(次)
35
论文1v1指导