作者:
原文服务方: 物联网技术       
摘要:
针对目前波形记录装置电路复杂、输出方式单一等缺点,文中设计了一种基于双核处理器通用波形记录装置的架构.提供了采用TI的双核处理器OMAPL138芯片、EPM1270T144I5N可编程逻辑器件芯片、LAN91C111芯片、NXP的SJA1000T芯片、AD7606BSTZ模数转换器芯片以及ISO7841芯片和存储芯片等构成的实例电路.该设计为实现通用型波形记录装置的电路简化、多样化输出、灵活存储提供了很好的参考.
推荐文章
一种基于FPGA的处理器电源管理架构设计
电源管理
FPGA
硬件
处理器
节能
控制管理
基于SDZX-MV-02 MCU核的多处理器架构设计
多处理器架构
图像处理器
总线切换器
I/O锁存器
一种双X86处理器架构的网络设备硬件设计
X86
双处理器
N2600
82574控制器
以太网
数据交换
一种基于可配置共享寄存器堆的多核处理器核间数据交换结构设计
多核处理器
分布式存储器
并行处理
可配置
共享寄存器堆
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于双核处理器波形记录装置的架构设计
来源期刊 物联网技术 学科
关键词 双核处理器 波形记录 电路简化 灵活存储 多样化输出 接口电路
年,卷(期) 2020,(10) 所属期刊栏目 智能处理与应用
研究方向 页码范围 50-52
页数 3页 分类号 TP393|TG659
字数 语种 中文
DOI 10.16667/j.issn.2095-1302.2020.10.014
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘莉娜 7 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (12)
共引文献  (32)
参考文献  (6)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(1)
  • 参考文献(0)
  • 二级参考文献(1)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2019(3)
  • 参考文献(3)
  • 二级参考文献(0)
2020(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
双核处理器
波形记录
电路简化
灵活存储
多样化输出
接口电路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
物联网技术
月刊
2095-1302
61-1483/TP
16开
2011-01-01
chi
出版文献量(篇)
5103
总下载数(次)
0
总被引数(次)
13151
论文1v1指导