一种雷达导引头信号处理器FPGA的功能验证方法

摘要:
本发明涉及一种雷达导引头信号处理器FPGA测试方法,用于对FPGA的功能进行长时间连续的观测,实现对信号处理器FPGA功能,特别是设计稳健性的自动化检测,从而充分验证FPGA的功能。本发明依靠计算机上的观测界面软件和DSP的数据处理软件来进行。对于DSP的数据处理软件,主要实现它的接收数据、处理数据(剔除无效数,查找帧头,计算校验和)、转发数据等功能,利用DSP开发工具CCS进行代码编写,并烧写进DSP中便可实现。对于观测界面,主要实现它的发送数据、接收数据、显示记录等功能,利用VC++6.0开发工具基于MFC进行界面的代码编写。观测界面软件和DSP的数据处理软件组成了本发明测试软件。该方法只需要通过观测界面就能够直观的观察到FPGA的工作状态,操作简单易行。
基本信息
专利类型 发明
申请(专利)号 CN201611071034.5 申请日 2016-11-29
授权公布号 CN106776163A 授权公告日 2017-05-31
申请人 西安电子工程研究所 
地址 陕西省西安市长安区凤栖东路
发明人 马瑞 吴迪 薛安翔 魏政 张都川 万红进 王乐 
分类号 G06F11/22(2006.01)  主分类号 G06F11/22(2006.01)
国省代码 陕西 页数 8
代理机构 西北工业大学专利中心
代理人 西安电子工程研究所 
法律状态
法律状态公告日 法律状态 法律状态信息
2020.04.07 发明专利申请公布后的视为撤回 发明专利申请公布后的视为撤回IPC(主分类):G06F11/22申请公布日:20170531
2017.06.23 实质审查的生效 实质审查的生效IPC(主分类):G06F 11/22申请日:20161129
2017.05.31 公开 公开
专利分析
关键词
关键词热度
相关文献总数  
(/次)
(/年)
相关专利
  • 热门期刊
  • 最新期刊
  • 期刊推荐
论文1v1指导