原文服务方: 现代电子技术       
摘要:
介绍了一种应用ALTERA公司的CPLD器件实现容错状态机的方法,并给出了核心部分的VHDL描述.
推荐文章
一种基于FPGA的低功耗、容错状态机设计方法
低功耗
有限状态机
容错
现场可编程门阵列
一种自动生成状态机RTL代码的方法
EDA
状态机
Tcl/Tk
Verilog HDL
一种基于状态机和消息驱动的呼叫处理模型的设计和实现
呼叫处理
有限状态机
消息驱动
Q.931协议
基于有限状态机的一种事件重建算法
计算机取证
事件重建
有限状态机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于CPLD的一种容错状态机的设计
来源期刊 现代电子技术 学科
关键词 容错状态机 CPLD VHDL
年,卷(期) 2001,(11) 所属期刊栏目 电子技术应用
研究方向 页码范围 67-68
页数 2页 分类号 TP3
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2001.11.026
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘华伟 空军工程大学工程学院三系 45 231 9.0 12.0
2 郭创 空军工程大学工程学院三系 56 360 10.0 16.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (10)
同被引文献  (0)
二级引证文献  (31)
2001(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2002(1)
  • 引证文献(1)
  • 二级引证文献(0)
2003(1)
  • 引证文献(1)
  • 二级引证文献(0)
2004(1)
  • 引证文献(1)
  • 二级引证文献(0)
2005(2)
  • 引证文献(2)
  • 二级引证文献(0)
2006(3)
  • 引证文献(2)
  • 二级引证文献(1)
2007(5)
  • 引证文献(1)
  • 二级引证文献(4)
2008(5)
  • 引证文献(1)
  • 二级引证文献(4)
2009(1)
  • 引证文献(0)
  • 二级引证文献(1)
2010(1)
  • 引证文献(0)
  • 二级引证文献(1)
2011(2)
  • 引证文献(1)
  • 二级引证文献(1)
2012(2)
  • 引证文献(0)
  • 二级引证文献(2)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(5)
  • 引证文献(0)
  • 二级引证文献(5)
2015(3)
  • 引证文献(0)
  • 二级引证文献(3)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(3)
  • 引证文献(0)
  • 二级引证文献(3)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
容错状态机 CPLD VHDL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
论文1v1指导