基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
能耗已经成为微处理器设计的最大挑战之一.微处理器的能耗在便携设备中占有重要的比例.DVS(DynamicVoltage Scaling)机制可以在设备运行过程中,通过降低处理器的工作电压来降低它的能耗.同时,还需降低处理器的速度.电压调度程序通过分析应用的约束和需求来给定适当的工作电压.文章论述了速度和输入电压可变的微处理器系统设计方法.在处理器低速工作时,降低工作电压可以大幅度降低它的能耗.这将使应用系统能快速地根据负荷的变化调节处理器的性能.
推荐文章
基于程序段的可重构cache与处理器低能耗算法
可重构高速缓冲存储器
动态电压缩放
自适应算法
运行程序段
低能耗
低能耗三输入 AND/XOR门的设计
与/异或
功耗
功耗-延时积
低能耗
基于FPGA的流水线微处理器设计
FPGA
流水线
微处理器
数据相关
控制相关
基于硬件逻辑的微处理器通用开发系统的设计
微处理器
硬件逻辑
开发系统
管脚映射
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于pVS机制的低能耗微处理器系统设计方法研究
来源期刊 计算机工程与应用 学科 工学
关键词 VLSI CPU 低功耗
年,卷(期) 2001,(17) 所属期刊栏目 博士论坛
研究方向 页码范围 57-59
页数 3页 分类号 TP332
字数 2108字 语种 中文
DOI 10.3321/j.issn:1002-8331.2001.17.021
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 孙富明 北京科技大学信息工程学院 8 46 3.0 6.0
2 张远奇 北京科技大学信息工程学院 3 8 1.0 2.0
3 于健 北京科技大学信息工程学院 2 6 1.0 2.0
4 苏和 北京科技大学信息工程学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
VLSI CPU 低功耗
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
总被引数(次)
390217
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导