基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文介绍了一种单片集成的吉比特以太网串并-并串转换电路.在芯片中,模拟锁相环产生1.25GHz高速时钟(当芯片用于光纤网络,时钟速率就为1.06GHz),同时一个10到1多路选择器完成并行数据到串行的转换.在接收端,差分输入信号依次经过均衡电路、双端-单端转换电路转换成数字信号.同时,数据和时钟提取电路提取出时钟,并将数据重新同步.最后,串并转换电路完成串行-并行转换和字节同步.实验芯片采用0.35mm SPTM CMOS工艺,芯片面积为1.92㎜2,在最高输入输出数据波特率条件下的功耗为900mW.
推荐文章
O.18-μm CMOS千兆以太网并串转换芯片设计
千兆以太网
并串转换
CMOS
EOS中的吉比特以太网MAC控制器
EOS
吉比特以太网
MAC
10吉比特以太网技术
10吉比特以太网 波分密集复用 IP over DWDM 光网络
100G比特以太网物理层标准和传输问题
100G比特以太网
标准
带宽
数据速率
调制方式
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种全CMOS工艺吉比特以太网串并-并串转换电路
来源期刊 通信学报 学科 工学
关键词 串并-并串转换 锁相环 均衡电路 收发器 时钟提取
年,卷(期) 2002,(1) 所属期刊栏目 技术报告
研究方向 页码范围 70-76
页数 7页 分类号 TN45|TN46
字数 3686字 语种 中文
DOI 10.3321/j.issn:1000-436X.2002.01.010
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (6)
同被引文献  (8)
二级引证文献  (28)
1988(1)
  • 参考文献(1)
  • 二级参考文献(0)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2004(2)
  • 引证文献(2)
  • 二级引证文献(0)
2005(5)
  • 引证文献(2)
  • 二级引证文献(3)
2006(2)
  • 引证文献(0)
  • 二级引证文献(2)
2007(6)
  • 引证文献(1)
  • 二级引证文献(5)
2008(1)
  • 引证文献(0)
  • 二级引证文献(1)
2009(3)
  • 引证文献(0)
  • 二级引证文献(3)
2010(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(2)
  • 引证文献(0)
  • 二级引证文献(2)
2015(3)
  • 引证文献(0)
  • 二级引证文献(3)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(3)
  • 引证文献(1)
  • 二级引证文献(2)
2018(3)
  • 引证文献(0)
  • 二级引证文献(3)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
串并-并串转换
锁相环
均衡电路
收发器
时钟提取
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
通信学报
月刊
1000-436X
11-2102/TN
大16开
北京市丰台区成寿路11号邮电出版大厦8层
2-676
1980
chi
出版文献量(篇)
6235
总下载数(次)
17
总被引数(次)
85479
论文1v1指导