基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种基于FPGA的1024点32位浮点FFT处理器的设计.采用改进的蝶形运算单元,减小了系统的硬件消耗,改善了系统的性能.详细讨论了32位浮点加法器/减法器、乘法器的分级流水技术,提高了系统性能.浮点算法的采用使得系统具有较高的处理精度.
推荐文章
高效可配置浮点FFT处理器设计
快速傅里叶变换
可配置浮点设计
共享蝶形
单路径流水结构
基于FPGA的64点FFT处理器设计
FPGA
基-4FFT算法
64点FFT
VHDL
基于FPGA的FFT处理器的设计与实现
FFT
FPGA
基4算法,硬件实验结果
高性能低功耗32位浮点RISC微处理器的研究
精简指令系统
微处理器
总线预选器
高阶布斯算法
低功耗架构
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的32位浮点FFT处理器的设计
来源期刊 电讯技术 学科 工学
关键词 数字信号处理 快速傅里叶变换 浮点加法器/减法器 浮点乘法器 分级流水 可编程门阵列 设计
年,卷(期) 2003,(6) 所属期刊栏目 研究与开发
研究方向 页码范围 73-77
页数 5页 分类号 TN911.7
字数 3216字 语种 中文
DOI 10.3969/j.issn.1001-893X.2003.06.016
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 韩月秋 北京理工大学电子工程系 100 1508 19.0 35.0
2 陈禾 北京理工大学电子工程系 62 493 15.0 19.0
3 赵忠武 北京理工大学电子工程系 2 32 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (10)
参考文献  (2)
节点文献
引证文献  (28)
同被引文献  (6)
二级引证文献  (69)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(3)
  • 参考文献(0)
  • 二级参考文献(3)
2009(4)
  • 参考文献(0)
  • 二级参考文献(4)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2014(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2005(6)
  • 引证文献(5)
  • 二级引证文献(1)
2006(5)
  • 引证文献(4)
  • 二级引证文献(1)
2007(16)
  • 引证文献(7)
  • 二级引证文献(9)
2008(11)
  • 引证文献(3)
  • 二级引证文献(8)
2009(14)
  • 引证文献(4)
  • 二级引证文献(10)
2010(8)
  • 引证文献(0)
  • 二级引证文献(8)
2011(11)
  • 引证文献(3)
  • 二级引证文献(8)
2012(3)
  • 引证文献(0)
  • 二级引证文献(3)
2013(7)
  • 引证文献(0)
  • 二级引证文献(7)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(5)
  • 引证文献(1)
  • 二级引证文献(4)
2016(5)
  • 引证文献(0)
  • 二级引证文献(5)
2018(4)
  • 引证文献(1)
  • 二级引证文献(3)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
数字信号处理
快速傅里叶变换
浮点加法器/减法器
浮点乘法器
分级流水
可编程门阵列
设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电讯技术
月刊
1001-893X
51-1267/TN
大16开
成都市营康西路85号
62-39
1958
chi
出版文献量(篇)
5911
总下载数(次)
21
总被引数(次)
28744
论文1v1指导