基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
根据FLEX10K系列CPLD器件中查找表结构的特点和节省器件资源原则, 采用折叠滤波技术和复杂可编程逻辑器件设计了CDMA并行匹配滤波器. 输入数据宽度为8位, 输出数据宽度为16位, 过采样率为16, 通过EDA-Ⅳ型开发系统将设计硬件编程到FLEX10K芯片中, 并在MAX+Plus Ⅱ开发环境中进行了仿真分析.
推荐文章
DS/CDMA通信中匹配滤波器的FPGA设计
直接序列扩频
数字匹配滤波器
折叠滤波
部分相关
扩频通信中匹配滤波器的FPGA设计
直接序列扩频
CDMA
折叠滤波
FPGA
基于逻辑回归的匹配滤波器设计方法
图像目标检测
匹配滤波器
逻辑回归
迭代优化
扩频数字接收机匹配滤波器的设计与实现
伪码
匹配滤波器
倒置FIR结构
'折叠式'FIR结构
FPGA
M序列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 CDMA并行匹配滤波器的CPLD设计
来源期刊 吉林大学学报(理学版) 学科 工学
关键词 复杂可编程逻辑器件 码分多址 匹配滤波器 折叠滤波
年,卷(期) 2003,(2) 所属期刊栏目
研究方向 页码范围 201-205
页数 5页 分类号 TN914.42
字数 3315字 语种 中文
DOI 10.3321/j.issn:1671-5489.2003.02.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵蔚 东北师范大学广播电视学院 140 3514 26.0 57.0
2 郭树旭 吉林大学电子科学与工程学院 128 882 16.0 22.0
3 李向东 吉林大学电子科学与工程学院 2 1 1.0 1.0
4 贺蓉 吉林大学电子科学与工程学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
复杂可编程逻辑器件
码分多址
匹配滤波器
折叠滤波
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
吉林大学学报(理学版)
双月刊
1671-5489
22-1340/O
大16开
长春市南湖大路5372号
12-19
1955
chi
出版文献量(篇)
4812
总下载数(次)
6
总被引数(次)
24333
论文1v1指导