基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
深亚微米时,芯片的设计和制造成了一个复杂浩大的工程体系.本文以一款通用CPU的Load Aligner数据通道部分的全定制设计为例,讲述了一个集成电路子模块的逻辑设计,电路设计,版图设计,并给出了相关结果.
推荐文章
可测试性设计技术在一款通用CPU芯片中的应用
通用CPU
可测试性设计
扫描设计
一款通用CPU的存储器内建自测试设计
存储器内建自测试
故障模型
march算法
可测性设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一款通用CPU中的Load Aligner数据通道的全定制设计
来源期刊 山东电子 学科 工学
关键词 逻辑设计 电路设计 版图设计 仿真 全定制
年,卷(期) 2003,(4) 所属期刊栏目 网络与计算机技术
研究方向 页码范围 3-5
页数 3页 分类号 TP3
字数 2002字 语种 中文
DOI 10.3969/j.issn.1672-9528.2003.04.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 江建慧 同济大学计算机系 91 680 14.0 21.0
2 刘婷英 同济大学超大规模集成电路研发中心 2 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
逻辑设计
电路设计
版图设计
仿真
全定制
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术与信息化
月刊
1672-9528
37-1423/TN
大16开
山东省济南市历下区趵突泉水路24号414
43031
1976
chi
出版文献量(篇)
9484
总下载数(次)
61
总被引数(次)
19267
论文1v1指导