基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
应用CMOS电路开关级设计技术对超前进位全加器进行了设计,并用PSPICE模拟进行了功能验证.与传统门级设计电路相比,本文设计的超前进位电路使用了较少的MOS管,并能保持原有的传输延迟.
推荐文章
混合模块无等待时间序列超前进位加法器设计
超前进位加法器
混合模块
无等待时间序列
延迟时间公式
操作位数
优化设计
超前进位加法器混合模块延迟公式及优化序列
超前进位加法器(CLA)
混合模块
延迟时间公式
速度优化序列
性能改进的16位超前进位加法器
串行进位加法器
超前进位加法器
流水线
逻辑综合
异步超前进位加法器设计
异步
并行
超前进位
加法器
自定时
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 超前进位全加器的开关级设计
来源期刊 浙江大学学报(理学版) 学科 工学
关键词 开关级设计 超前进位全加器
年,卷(期) 2003,(3) 所属期刊栏目 电子科学、计算机技术
研究方向 页码范围 277-280
页数 4页 分类号 TP331|TN431
字数 1833字 语种 中文
DOI 10.3321/j.issn:1008-9497.2003.03.011
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴训威 浙江大学信息与电子工程学系 55 476 13.0 19.0
5 沈雁飞 浙江大学信息与电子工程学系 3 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (1)
参考文献  (8)
节点文献
引证文献  (2)
同被引文献  (1)
二级引证文献  (9)
1984(1)
  • 参考文献(1)
  • 二级参考文献(0)
1985(1)
  • 参考文献(1)
  • 二级参考文献(0)
1987(4)
  • 参考文献(3)
  • 二级参考文献(1)
1993(2)
  • 参考文献(0)
  • 二级参考文献(2)
1996(2)
  • 参考文献(2)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(4)
  • 引证文献(2)
  • 二级引证文献(2)
2008(1)
  • 引证文献(0)
  • 二级引证文献(1)
2010(1)
  • 引证文献(0)
  • 二级引证文献(1)
2012(3)
  • 引证文献(0)
  • 二级引证文献(3)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
开关级设计
超前进位全加器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
浙江大学学报(理学版)
双月刊
1008-9497
33-1246/N
大16开
杭州市天目山路148号浙江大学
32-36
1956
chi
出版文献量(篇)
3051
总下载数(次)
2
总被引数(次)
24460
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导