基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文介绍了用原理图输入方法设计一款图象处理ASIC芯片中乘加单元的核心运算部件--32 位超前进位加法器,出于速度(时延)和面积折衷优化考虑,它以四位超前进位加法器和四位超前进位产生器为基本设计单元级联而成,因此该电路具有速度和面积的折衷优势.选择原理图输入方法,是考虑到本电路复杂度不高,而原理图输入可控性好,效率高,可靠性强且直观,可以熟悉较底层的结构.文章先给出电路的设计实现,并且是先设计四位超前进位加法器,再提出32位超前进位加法器的设计思想和设计原理,然后再通过测试文件的逻辑验证正确.本设计的所有内容,都将在SUN工作站上Cadence工具Schematic Composer中完成.
推荐文章
性能改进的16位超前进位加法器
串行进位加法器
超前进位加法器
流水线
逻辑综合
混合模块无等待时间序列超前进位加法器设计
超前进位加法器
混合模块
无等待时间序列
延迟时间公式
操作位数
优化设计
超前进位加法器混合模块延迟公式及优化序列
超前进位加法器(CLA)
混合模块
延迟时间公式
速度优化序列
基于改进型选择进位加法器的32位浮点乘法器设计
修正Booth算法
Wallace树结构
选择进位加法器
浮点乘法器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 原理图输入方法设计32位超前进位加法器
来源期刊 计算机与数字工程 学科 工学
关键词 原理图输入 加法器 超前进位 电路
年,卷(期) 2004,(5) 所属期刊栏目
研究方向 页码范围 8-11
页数 4页 分类号 TN402
字数 2014字 语种 中文
DOI 10.3969/j.issn.1672-9722.2004.05.003
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2004(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
原理图输入
加法器
超前进位
电路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机与数字工程
月刊
1672-9722
42-1372/TP
大16开
武汉市东湖新技术开发区凤凰产业园藏龙北路1号
1973
chi
出版文献量(篇)
9945
总下载数(次)
28
总被引数(次)
47579
论文1v1指导