原文服务方: 微电子学与计算机       
摘要:
与传统的流水线方法不同,最大速率流水移除了数字电路内部的同步器件,利用电路的延时特性,在一段组合电路中同时传播多个数据行波,达到了高速运算的目的.文章首先介绍了最大速率流水技术的时钟约束和使用CMOS工艺进行最大速率流水设计需要解决的问题,然后使用最大速率流水的思想设计了一个32位超前进位加法器.与传统流水的加法器的比较结果表明最大速率流水技术显著提高了加法器的运算速度.
推荐文章
32位稀疏树加法器的设计改进与实现
稀疏树
并行前缀
加法器
支持短向量的32位快速加法器设计
短向量
加法器
并行前缀
进位链
时序
基于FPGA的32位浮点加法器的设计
浮点加法器
TI
流水线
LOD
基于改进型选择进位加法器的32位浮点乘法器设计
修正Booth算法
Wallace树结构
选择进位加法器
浮点乘法器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 32位最大速率流水加法器的研究与实现
来源期刊 微电子学与计算机 学科
关键词 最大速率流水 行波流水 K-S结构
年,卷(期) 2006,(8) 所属期刊栏目
研究方向 页码范围 21-24
页数 4页 分类号 TP39
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2006.08.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 高德远 西北工业大学计算机学院 166 1045 15.0 24.0
2 李振 西北工业大学计算机学院 6 21 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (3)
同被引文献  (1)
二级引证文献  (5)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
最大速率流水
行波流水
K-S结构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导