原文服务方: 计算机测量与控制       
摘要:
浮点加法器处于浮点处理器的关键路径,为提高浮点加法器的速度,对浮点加法器的关键部分进行了研究:采用了预测执行,并行运算技术.引用混合加法器,前导"1"检测采用快速的LOPV电路实现,混合加法器由输出选择电路对"+1ulp"操作进行合并,提高了运算速度,这些技术在双精度FPU和24位浮点DSP中应用得到了理想的效果.
推荐文章
浮点加法器的VHDL算法设计
加法器
算法
结构映射
进位链路
一种快速浮点加法器的设计与优化方法
浮点加法器
PN编码
四舍五入
并行前缀加法器
单精度浮点加法器的FPGA实现
IEEE754
单精度浮点
加法运算
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 快速浮点加法器设计研究
来源期刊 计算机测量与控制 学科
关键词 混合加法器 LOPV电路
年,卷(期) 2005,(2) 所属期刊栏目 设计与应用
研究方向 页码范围 186-188
页数 3页 分类号 TP332
字数 语种 中文
DOI 10.3321/j.issn:1671-4598.2005.02.031
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨松华 上海大学微电子中心 15 46 4.0 6.0
2 戴澜 上海大学微电子中心 1 6 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (6)
同被引文献  (11)
二级引证文献  (11)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(2)
  • 引证文献(1)
  • 二级引证文献(1)
2014(5)
  • 引证文献(3)
  • 二级引证文献(2)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(5)
  • 引证文献(0)
  • 二级引证文献(5)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
混合加法器
LOPV电路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机测量与控制
月刊
1671-4598
11-4762/TP
大16开
北京市海淀区阜成路甲8号
1993-01-01
出版文献量(篇)
0
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导