原文服务方: 微电子学与计算机       
摘要:
DSP芯片中浮点加法器的速度制约着整个芯片的工作速度,浮点加法器中LOD电路的速度又是浮点加法器工作速度的瓶颈.因此,我们可以通过对LOD电路的改进,来提高整个DSP芯片的工作性能.我们从LOD的组成结构和逻辑两个方面进行设计,实现了一种快速、高效的LOD电路.它针对处理的数据格式为TMS320C3X扩展精度浮点数据格式.
推荐文章
快速浮点加法器设计研究
混合加法器
LOPV电路
浮点加法器的VHDL算法设计
加法器
算法
结构映射
进位链路
一种快速浮点加法器的设计与优化方法
浮点加法器
PN编码
四舍五入
并行前缀加法器
一种高速浮点加法器的设计实现
浮点加法器
进位链
优化
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 DSP芯片中浮点加法器LOD电路的设计
来源期刊 微电子学与计算机 学科
关键词 DSP 浮点 LOD 规格化
年,卷(期) 2003,(4) 所属期刊栏目 微电子技术
研究方向 页码范围 60-62,65
页数 4页 分类号 TN4
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2003.04.019
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 黄士坦 86 744 15.0 22.0
2 刘军华 4 33 3.0 4.0
3 唐威 25 90 6.0 8.0
4 车德亮 17 53 4.0 7.0
5 段来仓 4 33 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
DSP
浮点
LOD
规格化
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导