原文服务方: 微电子学与计算机       
摘要:
通过分析MCML结构的设计方法,设计了高速低功耗四位并行加法器,采用TSMC 0.25 CMOS标准工艺完成设计.该电路工作频率达到1GHz,功耗为1.5mW,用于实现高速数字系统加法器单元.
推荐文章
低功耗非全摆幅互补传输管加法器
低功耗
全加器
非全摆幅
互补传输管逻辑
加法器
采用对称结构MRF逻辑的亚微瓦级超低功耗加法器设计
超低功耗
亚阈值
马尔科夫随机场
抗干扰能力
基于Han-Carlson结构的加法器优化设计
并行前缀加法器
Han-Carlson结构
优化
面积
功耗
基于DSP处理器的加法器的设计
数字信号处理器
加法器
超前进位加法器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 MCML结构高速低功耗加法器设计
来源期刊 微电子学与计算机 学科
关键词 MCML 功耗 加法器 CMOS
年,卷(期) 2004,(11) 所属期刊栏目
研究方向 页码范围 161-163
页数 3页 分类号 TN4
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2004.11.044
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨银堂 西安电子科技大学微电子所 420 2932 23.0 32.0
2 韩茹 西安电子科技大学微电子所 7 33 5.0 5.0
3 刘毅 西安电子科技大学微电子所 37 112 7.0 8.0
4 宫俊 西安电子科技大学微电子所 1 8 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (8)
同被引文献  (0)
二级引证文献  (2)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2010(3)
  • 引证文献(3)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
MCML
功耗
加法器
CMOS
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导