原文服务方: 微电子学与计算机       
摘要:
文章提出了一种新型传输管全加器,该全加器采用互补传输管逻辑(Complementary Pass-Transistor Logic)实现.与现有的CPL全加器相比:该全加器具有面积、进位速度和功耗上的优势:并且提供了进位传播信号的输出,可以更简单的构成旁路进位加法器(Carry SkipAdder).在此全加器基础上可以实现一种新型行波进位加法器(Ripple Carry Adder),其内部进位信号处于非全摆幅状态,具有高速低功耗的特点.HSPICE模拟表明:对4位加法器而言,其速度接近CMOS提前进位加法器(Carry Look ahead Adder),而功耗减小了61%.适用于高性能、低功耗的VLSI电路设计.
推荐文章
MCML结构高速低功耗加法器设计
MCML
功耗
加法器
CMOS
采用对称结构MRF逻辑的亚微瓦级超低功耗加法器设计
超低功耗
亚阈值
马尔科夫随机场
抗干扰能力
快速浮点加法器设计研究
混合加法器
LOPV电路
基于DSP处理器的加法器的设计
数字信号处理器
加法器
超前进位加法器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 低功耗非全摆幅互补传输管加法器
来源期刊 微电子学与计算机 学科
关键词 低功耗 全加器 非全摆幅 互补传输管逻辑 加法器
年,卷(期) 2006,(5) 所属期刊栏目
研究方向 页码范围 8-11
页数 4页 分类号 TP342
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2006.05.003
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 齐家月 清华大学微电子研究所 5 25 4.0 5.0
2 王宗静 清华大学微电子研究所 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (4)
同被引文献  (8)
二级引证文献  (7)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(2)
  • 引证文献(0)
  • 二级引证文献(2)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(2)
  • 引证文献(1)
  • 二级引证文献(1)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
低功耗
全加器
非全摆幅
互补传输管逻辑
加法器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导