原文服务方: 微电子学与计算机       
摘要:
从延迟、功耗、面积等方面对加法器的实现方式性能的比较,适应兼容TMS320C54X DSP处理器的高速、低功耗的需要和结构特点,而采用超前进位加法器的两种设计方案,通过两种方案性能对比和结果分析,最终采用4位一组的分组结构,完成了DSP处理器的40位加法器的设计.
推荐文章
快速浮点加法器设计研究
混合加法器
LOPV电路
基于流水线加法器的数字相关器设计
扩频通信
数字相关
FPGA
流水线加法器
相关器
浮点加法器的VHDL算法设计
加法器
算法
结构映射
进位链路
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于DSP处理器的加法器的设计
来源期刊 微电子学与计算机 学科
关键词 数字信号处理器 加法器 超前进位加法器
年,卷(期) 2007,(12) 所属期刊栏目
研究方向 页码范围 180-182
页数 3页 分类号 TP34
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2007.12.052
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张盛兵 西北工业大学航空微电子中心 142 912 15.0 23.0
2 应继宏 西北工业大学软件与微电子学院 3 12 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (10)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (1)
二级引证文献  (2)
1948(1)
  • 参考文献(0)
  • 二级参考文献(1)
1973(1)
  • 参考文献(0)
  • 二级参考文献(1)
1980(1)
  • 参考文献(0)
  • 二级参考文献(1)
1982(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(2)
  • 引证文献(1)
  • 二级引证文献(1)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数字信号处理器
加法器
超前进位加法器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导