原文服务方: 微电子学与计算机       
摘要:
提出了一种改进进位运算的32位稀疏树加法器.在对现有稀疏树加法器使用的进位运算算子"o"进行深入探讨的基础上,对该算子的表达武做出了适当改进,去除了原算子中进位输入须为0的前提条件,同时保留了原算子适用于稀疏树进位结构的运算特性.采用该改进算子的32位稀疏树加法器可以并行地产生进位输入分别为0和1时的一对"和"输出,并可根据需要选择输出相应的结果.在1.2v 130nm典型CMOS 工艺条件下,经由HSHCE仿真,改进的32位稀疏树加法器的关键路径廷迟为10.8 F04.结果表明,该加法器在运算能力得到扩充的同时,在运算速度方面也具有一定优势.
推荐文章
32位最大速率流水加法器的研究与实现
最大速率流水
行波流水
K-S结构
支持短向量的32位快速加法器设计
短向量
加法器
并行前缀
进位链
时序
基于FPGA的32位浮点加法器的设计
浮点加法器
TI
流水线
LOD
基于改进型选择进位加法器的32位浮点乘法器设计
修正Booth算法
Wallace树结构
选择进位加法器
浮点乘法器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 32位稀疏树加法器的设计改进与实现
来源期刊 微电子学与计算机 学科
关键词 稀疏树 并行前缀 加法器
年,卷(期) 2007,(12) 所属期刊栏目
研究方向 页码范围 24-28
页数 5页 分类号 TN432
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2007.12.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 彭思龙 9 99 3.0 9.0
2 路卢 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (2)
1993(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
稀疏树
并行前缀
加法器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导